AMD trêu chọc con chip 2nm đầu tiên của nó, EPYC 'Venice' Fabbed trên TSMC N2 nút-cũng công bố sản xuất chip hiện tại của Hoa Kỳ
AMD đã thông báo vào tối thứ Hai rằng họ đã có silicon 2nm đầu tiên, một vi mạch CCD cho bộ xử lý EPYC Venice thế hệ thứ 6, dự kiến ra mắt vào năm tới. CCD Venice là thiết kế CPU HPC đầu tiên trong ngành được sản xuất trên công nghệ quy trình N2 của TSMC, cho thấy lộ trình mạnh mẽ của AMD và sự sẵn sàng của TSMC.
Bộ xử lý EPYC Venice thế hệ thứ 6 của AMD dự kiến sẽ dựa trên kiến trúc vi xử lý Zen 6 và dự kiến ra mắt vào năm 2026. CPU này sẽ sử dụng CCDs được sản xuất trên quy trình 2nm của TSMC. Việc AMD đã có chip để công bố cho thấy sự hợp tác lâu dài giữa AMD và TSMC, cũng như nỗ lực chung trong việc phát triển chip trên công nghệ sản xuất tiên tiến nhất mà TSMC từng có.
Hiện tại, AMD chưa công bố chi tiết về các bộ xử lý EPYC Venice hoặc CCD, nhưng thông cáo báo chí của công ty cho biết chip đã được hoàn thiện và khởi động thành công, vượt qua các bài kiểm tra chức năng cơ bản. So với Intel, quy trình 18A nhanh hơn nhưng TSMC lại dày đặc hơn. Các bộ xử lý máy tính để bàn dựa trên Zen 6 của AMD có thể có tới 24 lõi. TSMC là đối tác quan trọng của AMD trong nhiều năm qua, và sự hợp tác sâu sắc với đội ngũ R&D và sản xuất của họ đã giúp AMD liên tục phát triển các sản phẩm hàng đầu trong lĩnh vực điện toán hiệu suất cao, theo lời Dr.
Lisa Su, giám đốc điều hành của AMD, cho biết việc trở thành khách hàng hàng đầu trong lĩnh vực HPC cho quy trình N2 của TSMC và nhà máy Arizona Fab 21 là ví dụ điển hình cho sự hợp tác chặt chẽ nhằm thúc đẩy đổi mới và cung cấp các công nghệ tiên tiến cho tương lai của tính toán. Quy trình N2 của TSMC là công nghệ đầu tiên sử dụng transistor nanosheet gate-all-around (GAA). Công ty dự kiến công nghệ sản xuất này sẽ giảm 24-35% mức tiêu thụ điện hoặc tăng 15% hiệu suất ở điện áp không đổi.
Tăng 15 lần mật độ transistor so với thế hệ N3 3nm trước đó, nhờ vào loại transistor mới và khung công nghệ tối ưu hóa thiết kế N2 NanoFlex. Thông báo của AMD diễn ra sau khi đối thủ Intel trì hoãn ra mắt bộ vi xử lý Xeon Clearwater Forest thế hệ tiếp theo, sản xuất trên công nghệ 18A, dự kiến cạnh tranh với N2 của TSMC vào nửa đầu năm sau.
AMD vừa thông báo đã xác nhận thành công silicon của bộ xử lý EPYC thế hệ 5 được sản xuất bởi TSMC tại nhà máy Fab 21 gần Phoenix, Arizona. Do đó, một số CPU EPYC thế hệ hiện tại của công ty có thể được sản xuất tại Mỹ. Tiến sĩ C.C. Wei, CEO và chủ tịch TSMC, cho biết họ tự hào khi AMD là khách hàng chính trong lĩnh vực HPC cho công nghệ quy trình 2nm N2 tiên tiến và nhà máy TSMC Arizona.
Bằng cách hợp tác, chúng ta đang thúc đẩy quy mô công nghệ đáng kể, mang lại hiệu suất, hiệu quả năng lượng và năng suất tốt hơn cho silicon hiệu suất cao. Chúng tôi mong muốn tiếp tục làm việc chặt chẽ với AMD để mở ra kỷ nguyên mới trong lĩnh vực máy tính.
Nguồn: www.tomshardware.com/pc-components/cpus/amds-first-2nm-chip-is-out-of-the-fab-epyc-venice-fabbed-on-tsmc-n2-node