AMD sườn Zen 6 dựa trên Ryzen Hồi Medusa Hồi CPU được đồn đại sẽ có hai IMC, thay đổi hướng bộ nhớ DDR5
CPU AMD Ryzen Medusa thế hệ mới dựa trên kiến trúc Zen 6 sẽ có hai bộ điều khiển bộ nhớ, làm thay đổi cách lắp đặt DDR5. Theo thông tin từ Unikos Hardware, có tin đồn từ các diễn đàn Trung Quốc cho biết rằng bộ điều khiển bộ nhớ tích hợp (IMC) trên các CPU này sẽ có những thay đổi, yêu cầu định hướng DIMM khác.
Theo báo cáo, các CPU AMD Ryzen sử dụng kiến trúc nhân Zen 6 sẽ có hai IMC. Chưa rõ đây có phải là hai IMC trong cùng một chip hay hai IMC riêng biệt, nhưng điều này có thể dẫn đến thay đổi trong yêu cầu định hướng bộ nhớ DDR5. Thông tin thêm cho biết một trong các IMC chỉ hỗ trợ 1 DIMM mỗi kênh (1DPC), do đó bạn có thể sử dụng hai DIMM trong các cấu hình như vậy.
Hiện tại, bo mạch chủ AM5 của AMD sử dụng các khe DIMM đầu tiên, A0 và B0, cho cấu hình khởi động ban đầu. Tuy nhiên, với IMC mới, sự sắp xếp sẽ chuyển sang khe A1 và B1, khiến Zen 6 không tương thích với cấu hình 1DPC cũ. Trên một số bo mạch AM5, các khe A2 và B2 được đánh dấu là khe đầu tiên, nhưng đây là thiết kế bốn khe DIMM.
Sự tương thích này có thể chỉ áp dụng cho CPU Zen 6 trên các bo mạch 2-DIMM như Mini-ITX và mATX, trong khi chỉ một vài bo mạch ATX chuyên cho overclocking có thiết kế 2 DIMM. AMD cũng đang làm việc để mở rộng hỗ trợ cho các định hướng bộ nhớ A0 B0 khi các chip này ra mắt, nhưng hiệu suất được cho là kém hơn so với cấu hình A1 B1. Bo mạch MSI MPOWER AM5 dự kiến sẽ hoàn toàn tương thích với cấu hình mới, nhưng chúng ta cần chờ thông báo chính thức về Ryzen Medusa dựa trên Zen 6 để xem cách hoạt động của các chip mới và mức độ tương thích trên các bo mạch AM5 hiện có.
Dòng sản phẩm máy tính để bàn dựa trên Zen 6 sẽ được phát hành vào năm sau, với nhiều cập nhật về số lượng nhân, tăng dung lượng bộ nhớ cache và cải tiến kiến trúc.
Nguồn: wccftech.com/amd-zen-6-based-ryzen-medusa-cpus-feature-two-imcs-changes-ddr5-memory-orientation/