AMD 6th Gen EPYC 9006 Venice CPU được báo cáo cung cấp tới 96 Zen 6 hoặc 256 Zen 6C lõi
Thông tin về sản phẩm máy chủ thế hệ tiếp theo dựa trên Zen 6 của AMD đã xuất hiện trên Baidu, thông qua HXL tại X. Venice, người kế nhiệm dòng sản phẩm máy chủ Turin hiện tại của AMD, có thể sẽ có tới 256 lõi dựa trên thiết kế Zen 6c, với tổng cộng 1GB bộ nhớ cache L3, chưa tính đến các chiplet cache 3D bổ sung. Chúng ta cần thận trọng và không coi những chi tiết này là chắc chắn, vì sản phẩm có thể còn hơn một năm nữa mới ra mắt.
CPU EPYC 9005 của AMD, thế hệ Zen 5, mang mã Turin, sử dụng chân cắm SP5, tương tự như EPYC 9004 Genoa với lõi Zen 4. AMD cũng ra mắt các CPU với lõi Zen 4c dày đặc, cho phép Turin Dense đạt tới 192 lõi và 384 luồng. Ngoài ra, AMD cung cấp chân cắm SP6 hỗ trợ EPYC 8004 Siena với tối đa 64 lõi Zen 4c, và được đồn đoán sẽ tương thích với dòng EPYC 8005 Sorano dựa trên Zen 5.
AMD được đồn sẽ ra mắt các socket SP7 và SP8 cho các sản phẩm máy chủ thế hệ tiếp theo, thay thế cho SP5 và SP6. Nền tảng SP7 lớn hơn dự kiến sẽ hỗ trợ các CPU EPYC 9006 Venice, với tối đa 256 nhân Zen 6c chia thành tám CCD. Mỗi CCD có 32 nhân Zen 6c và được cho là có 128MB bộ nhớ cache L3, tổng cộng là 1GB cho chip 256 nhân.
SP8 hỗ trợ tối đa 128 nhân Zen 6C với 128MB mỗi CCD và 96 nhân cho các mẫu Zen 6, tiêu thụ 350-400W. SP7 hỗ trợ tối đa 256 nhân Zen 6C, tiêu thụ 600W. Dù số lượng nhân tối đa cho các CPU Venice dựa trên Zen 6 trên SP7 vẫn chưa rõ, thông tin rò rỉ cho thấy có sự cải tiến lớn trong thiết kế CCD, với mỗi CCD Zen 6 chứa 12 nhân và 48MB bộ nhớ cache L3, tăng đáng kể so với 8 nhân và 32MB từ Zen 2.
📢 Liên hệ quảng cáo: 0919 852 204
Quảng cáo của bạn sẽ xuất hiện trên mọi trang!
Nền tảng SP8 giá rẻ sẽ hỗ trợ bốn CCD Zen 6c 32-core, tổng cộng 128 lõi và 512MB bộ nhớ cache L3. Đây là một sự cải tiến đáng kể so với Siena và có thể cả Sorano. Các tùy chọn Zen 6 tiêu chuẩn trên SP8 dự kiến sẽ cung cấp 96 lõi với tám chiplet 12-core và 384MB cache L3. Cải tiến đáng kể về mật độ lõi này có khả năng là do việc áp dụng quy trình 2nm N2 của TSMC.
Mặc dù chưa có thông tin chi tiết, nhưng chúng ta có thể kỳ vọng vào những cải tiến tương tự trong khả năng IO, như nhiều kênh bộ nhớ và tăng số lượng làn PCIe. Lý do cho việc tăng số lõi và bộ nhớ cache lớn hơn là rõ ràng khi xem xét các bộ xử lý Xeon Diamond Rapids và Clearwater Forest, được dự đoán là những thiết kế tinh vi và tiên tiến nhất của Intel trong thời gian gần đây.
AMD dự kiến sẽ chuyển sang các lựa chọn đóng gói tiên tiến từ TSMC cho dòng Zen 6, có thể sử dụng silicon interposers CoWoS-S hoặc silicon bridges InFOLSI, CoWoS-L để kết nối CCDs và IODs. Dự kiến, các sản phẩm đầu tiên dựa trên Zen 6 sẽ ra mắt vào nửa cuối năm 2026. Hãy theo dõi Toms Hardware trên Google News để cập nhật tin tức, phân tích và đánh giá mới nhất.
Đừng quên nhấn nút Theo dõi.
Nguồn: www.tomshardware.com/pc-components/cpus/amd-6th-gen-epyc-9006-venice-cpus-reportedly-offer-up-to-96-zen-6-or-256-zen-6c-cores